以文本方式查看主题 - 计算机科学论坛 (http://bbs.xml.org.cn/index.asp) -- 『 网友互助 』 (http://bbs.xml.org.cn/list.asp?boardid=76) ---- PLL带宽对高速串行数据眼图测试结果的影响 (http://bbs.xml.org.cn/dispbbs.asp?boardid=76&rootid=&id=84876) |
-- 作者:卷积内核 -- 发布时间:5/22/2010 9:26:00 AM -- PLL带宽对高速串行数据眼图测试结果的影响 日益普及的串行数据传输有两个主要特点:1.广泛采用差分信号进行数据传输;2.没有专门的时钟传输线路,时钟嵌入在数据里。因此,在系统接收端内部需要[URL=http://www.eet-china.com/SEARCH/ART/%CA%B1%D6%D3%BB%D6%B8%B4.HTM]时钟恢复[/URL]电路。接收端时钟恢复方法最常用的是锁相环(PLL)和相位内插(PI)两种方法。相对而言,PLL方法应用更为广泛。图2是一种典型的基于PLL的时钟恢复电路框图。 CDR与PLL简介 输入PLL,PLL的输出信号为: 由上述结论得到: 但相位是否相等呢?答案是否定的。实际上,两个信号的相位差是一个定值,其值和起始频率差有关。所以有了第二个重要概念:“锁相不是指相位相同,而是相位差为定值”。PLL的组成如图3所示。
|
-- 作者:卷积内核 -- 发布时间:5/22/2010 9:27:00 AM -- 如果对图5的PLL建立数学模型和分析,每个功能块均可以用传递函数表示。 另一种是误差传递函数,定义如下: 相位传递函数为低通,而误差传递函数为高通。两者关系如下: 该公式用于计算复值。因为复值有幅度和相位,因此该公式并不代表两个传递函数的复值之和为1。 当前应用比较普遍的串行数据中CDR采用一阶PLL较多,比如GBE,SATA 1.5Gb/s,PCI-ExpressI 2.5Gb/s,以及XAUI 3.125Gb/s。随着技术的发展,在DisplayPort及PCI-Express II 5.0Gb/s等一些新标准中二阶PLL也开始得到了应用。 如何设置PLL带宽
|
W 3 C h i n a ( since 2003 ) 旗 下 站 点 苏ICP备05006046号《全国人大常委会关于维护互联网安全的决定》《计算机信息网络国际联网安全保护管理办法》 |
46.875ms |